# 基于线程池的 GPU 任务并行计算模式研究

李涛"" 董前琨"张帅"孔令晏"康宏"杨愚鲁"

2)(中国科学院计算技术研究所计算机体系结构国家重点实验室 北京 100109)

摘 要 GPU已经成为具有高并发高内存带宽的通用协处理器,但是 GPU 与 CPU 在体系结构和编程模型上存 在很大差异,导致 CPU-GPU 异构计算系统的编程复杂度提高,即使采用统一计算设备架构(CUDA)提供的 kernel 并发技术和多流技术也较难充分控制和利用 GPU 上的计算资源,难以有效地处理不规则的并行应用问题.为从体 系结构角度探索 GPU 硬件支持的页锁定内存和统一虚拟地址空间等特征,该文提出了 CPU 辅助任务调度管理下 的基于线程池技术的 GPU 任务并行计算模型 CAGTP,实现了 CPU-GPU 异构计算系统上的共享内存式程序设 计.提出并设计了 CPU 端的任务队列、计算线程块级任务调度器、任务槽和 GPU 端的任务复用 kernel 函数等机 制,实现了 CPU 与 GPU 间的高效细粒度任务交互,避免了原生 CUDA 程序中多次启停 kernel 函数的开销,有效 地支持了 GPU 上的细粒度不规则并行任务计算,而且利用模型 API 接口函数能够降低 CPU-GPU 异构计算系统 的编程难度.实验结果表明,CAGTP 模型中任务调度的开销是 kernel 函数调用的 5%,有效提升了通用矩阵乘、乔 列斯基分解和 K 均值、T 近邻等典型线性代数和机器学习算法的计算性能;CAGTP 模型易于扩展使用多块 GPU, 且在性能差异较大的多个 GPU 之间达到负载均衡,能够高效求解混合任务和具有不规则并行性的应用问题.

关键词 异构计算系统;统一计算设备架构;线程池;任务并行;任务复用函数 中图法分类号 TP393 **DOI**号 10.11897 SP.J.1016.2018.02175

## GPU Task Parallel Computing Paradigm Based on Thread Pool Model

LI Tao<sup>1),2)</sup> DONG Qian-Kun<sup>1)</sup> ZHANG Shuai<sup>1)</sup> KONG Ling-Yan<sup>1)</sup> KANG Hong<sup>1)</sup> YANG Yu-Lu<sup>1)</sup> <sup>1)</sup>(College of Computer and Control Engineering, Nankai University, Tianjin 300071) <sup>2)</sup>(State Key Laboratory of Computer Architecture, Institute of Computing Technology, Chiuese Academy of Sciences, Beijing 100109)

**Abstract** GPUs have become general-purpose co-processors with high concurrency and memory bandwidth. However, due to the huge difference of architecture between GPU and CPU, programming on CPU-GPU heterogeneous systems has been proved difficult and time-consuming. CUDA (Compute Unified Device Architecture) is a general purpose parallel computing platform and programming model introduced by NVIDIA. It enables thousands of threads on NVIDIA's GPU to be developed for high performance computing, and provides convenience to leverage the parallel computing ability of GPUs to some extent. Nevertheless, it is still a problem to fully utilize GPU computational resources and reasonably schedule computational tasks running on GPUs, which has become the main bottleneck to take advantage of the parallel computing ability of GPUs and apply them to accelerate practical applications, such as matrix operations from linear algebra area and machine learning algorithms. This paper proposes CAGTP (CPU-assisted GPU thread

<sup>&</sup>lt;sup>1)</sup>(南开大学计算机与控制工程学院 天津 300071)

收稿日期:2017-02-06;在线出版日期:2017-12-28.本课题得到国家自然科学基金(61872200)、天津市自然科学基金(16JCYBJC15200, 17JCQNJC00300)、计算机体系结构国家重点实验室开放课题(CARCH201504)、天津市大数据与云计算科技重大专项(15ZXDSGX0020)、 高等学校博士学科点专项科研基金(20130031120029)资助.**李**涛,男,1977年生,博士,副教授,中国计算机学会(CCF)高级会员,主要 研究方向为并行与分布式处理、机器学习.E-mail: litao@nankai.edu.cn.董前琨,男,1990年生,硕士,中国计算机学会(CCF)学生会员, 主要研究方向为并行与分布式处理、GPGPU计算.张 帅,男,1986年生,博士,主要研究方向为并行分布式计算、GPGPU计算.孔令晏, 男,1992年生,硕士,主要研究方向为并行与分布式处理、机器学习.康 宏(通信作者),男,1973年生,博士,讲师,主要研究方向为大数 据处理、数据库、机器学习.E-mail: kanghong@nankai.edu.cn.杨愚鲁,男,1961年生,博士,教授,主要研究领域为互联网络、并行机体 系结构、分布式计算.

pool), a thread pool based GPU task parallel model with the assistance of CPU in task scheduling. First, we take advantage of page-locked memory and unified virtual address space, which have been supported in new generation of GPU architectures and new versions of CUDA, to improve the communication efficiency between CPU and GPU in CAGTP. Then, we design the I/O task queues, block-level task scheduler and task slots on CPUs in CAGTP, allowing users to dynamically schedule tasks that are to be calculated on GPUs. Besides, the task-multiplexed kernel is designed on GPU, which is the core of CAGTP and can achieve the dynamic scheduling of thread blocks on GPUs. Based on these mechanism, CAGTP allows efficient scheduling of fine-grained tasks, and effectively avoids the cost of launching kernels multiple times in native CUDA programs. Moreover, CAGTP supports the calculation of irregular fine-grained parallel tasks on GPUs. Last of all, we provide several Application Programming Interfaces on CAGTP model, which can effectively reduce the complexity and time-consumed of programming on CPU-GPU heterogeneous systems. To test both the performance and extendibility of CAGTP by kinds of applications with different task sizes, we pick out GEMM (General Matrix-Matrix Multiplications) and Cholesky decomposition from liner algebra area, TNN(T Nearest Neighbor) algorithm and K-means algorithm from machine learning area, and the mixed application including SPMV (Sparse Matrix Vector Multiplication) and Black Scholes algorithm in the experiments. The results show that CAGTP solutions can dramatically improve the efficiency of task interaction in CPU-GPU heterogeneous systems, with its time spent for task scheduling only accounts for 5% of native CUDA kernel functions' launching time. At the same time, CAGTP can achieve obviously higher performance than traditional CUDA paradigms, especially for irregular task-parallel applications such as Cholesky decomposition and other mixed applications. Last but not least, CAGTP also shows good extendibility when applied to multiple GPUs, it can achieve load balancing even for distinct NVIDIA's GPUs.

**Keywords** heterogeneous computing system; CUDA; thread pool; task parallelism; task-multiplexed kernel

### 1 引 言

GPU已成为具有高并行性和高存储带宽的典型众核处理器,利用 GPU 进行高性能计算能够实现远超多核 CPU 的计算性能,它的研究及应用已成为高性能计算领域的重要分支<sup>[1-2]</sup>.将 GPU 应用于科学计算产生了通用 GPU 计算(General Purpose GPU computing,GPGPU)的概念,并在计算密集型和数据密集型等应用上获得了明显性能加速<sup>[3]</sup>.统一计算设备架构 CUDA(Compute Unified Device Architecture)能够让程序员使用熟悉的 C/C++语言在 NVIDIA GPU 上进行并行程序设计.在以规则应用如通用矩阵乘为代表的线性代数领域,使用 CUDA 可以达到高度优化的 CPU 程序性能的数倍<sup>[4]</sup>.表1列举了 NVIDIA 每一代架构中主流 GPU 的特征及其计算性能.

| GPU         | 核心<br>数目 | 架构      | 单精度浮点<br>性能/Tflops | 双精度浮点<br>性能/Tflops |
|-------------|----------|---------|--------------------|--------------------|
| GTX 260     | 192      | Tesla   | 0.71               | *                  |
| GTX 480     | 480      | Fermi   | 2.02               | 0.67               |
| GTX 780     | 2304     | Kepler  | 3.49               | 0.18               |
| Tesla K40   | 2880     | Kepler  | 4.29               | 1.43               |
| GTX Titan X | 3072     | Maxwell | 6.10               | 0.20               |
| Tesla P100  | 3584     | Pascal  | 10.60              | 5.30               |

表 1 典型 GPU 技术规格

尽管目前已有很多研究利用 GPU 的高并行性 对具体应用实现了性能加速,但更为成功的应用仍 然局限于并行性质较好的规则应用上<sup>[5-6]</sup>.具有不规 则并行性或需要细粒度 CPU-GPU 交互的应用较 难在 GPU 上取得明显的性能提升,而且很难充分 利用 GPU 的全部计算资源.例如,Parboil2 基准测 试的结果表明,在 Fermi 架构 GPU 上平均仅利用 到硬件资源的 20%~70%<sup>[7]</sup>.其主要原因在于原生 CUDA 编程模型更加侧重于可用性及其在不同 GPU 上的扩展性,并未挖掘不同 GPU 的结构特征及其 计算效能<sup>[7-8]</sup>.如何提高 GPU 硬件资源的利用率进 而提升 GPU 通用计算的性能非常关键.

CUDA 编程模型提供了 GPU 上的数据并行抽 象机制,但是并不支持有效的任务并行.尽管 GPU 和 CPU 在体系结构方面存在诸多差异,然而数据 并行与任务并行相结合还是 CPU-GPU 异构系统 中更好的并行计算模式<sup>[9]</sup>.目前已有工作在 CUDA 的基础上设计 CPU-GPU 任务并行,一种是采用并 发内核执行 CKE(Concurrent Kernel Execution)技 术<sup>[10-13]</sup>,通过为每一个任务启动一个 CUDA kernel, 然后并发执行这些独立的 kernel 来达到任务并行 的目的;另一种是持久化 kernel 技术,通过将分解 出来的计算任务动态地调度到 GPU 线程块上实 现<sup>[14-17]</sup>,虽然这种方式能够消除 CKE 中启停 kernel 函数的开销<sup>[14-15]</sup>,但是 CPU 和 GPU 之间的任务交 互仍然是明显的性能瓶颈. 在这种有限的 CPU-GPU 交互以及 GPU 控制情况下,利用 CPU-GPU 异构系统很难实现高效的细粒度任务交互及数据传 输,特别是针对不规则并行计算任务,很难发挥 CPU-GPU 异构系统的计算性能.

Fermi 架构的 GPU 开始支持页锁定内存和统一虚拟地址空间 UVA (Unified Virtual Address Space)<sup>[4]</sup>.页锁定内存是进程虚拟地址空间中的一段,包含这一段的内存页面常驻物理内存,不会被操作系统交换到虚拟内存中.在支持 UVA 的设备上,页锁定内存可以被映射到设备端的地址空间中,并且能够被设备端的 GPU 线程直接访问.基于此,由 GPU 作为独立的协处理器,CPU-GPU 异构系统变成了主机端与设备端构成的非均一内存访问 NUMA(Non Uniform Memory Access Architecture) 结构,如图 1 所示.此时,CPU 与多个 GPU 可看作共享存储上紧耦合的非对称多处理器系统,为实现 细粒度任务交互与同步提供了结构基础.



图 1 CPU-GPU 异构体系结构

在多核和多 CPU 计算系统中,利用线程池等 编程技术能够实现高效的任务并行,通过共享的内 存访问区域可进行高效的同步与线程间交互,从而 支持更细粒度的并发和不规则的并行模式<sup>[18]</sup>.但在 CPU-GPU 异构系统中,由于 CPU 和 GPU 的体系 结构和编程模式的差异,并没有充分挖掘其共享内 存特性,导致 GPU 资源利用率低、任务交互开销大 等问题.基于 CUDA 编程模型在 CPU-GPU 异构 系统上进行共享内存任务并行设计,仍然存在诸多 困难和挑战.首先,CUDA 提供的原始 CPU-GPU 交互功能有限,很难有效减小 CPU 和 GPU 间的任 务交互代价;其次,在进行任务调度时需要使用线程 安全的任务队列,很难有效减小 GPU 端众多线程 进行任务队列操作的开销;再有,CPU 将任务调度 到 GPU 上以后,无法实时跟踪 GPU 上的任务状 态,很难有效处理 CPU 和 GPU 不同任务之间的依 赖关系<sup>[19]</sup>.

因此,本文基于页锁定内存和UVA等GPU结构 特征,将CPU-GPU 异构系统视为NUMA结构,提 出了CPU辅助任务调度管理下的基于线程池技术 的GPU任务并行计算模型CAGTP(CPU-Assisted GPU Thread Pool),并设计了适于CPU-GPU 异构 系统的有效编程接口.通过在CPU和GPU共享的 内存区域内开辟任务槽和任务复用kernel等机制, 实现了计算线程块级动态任务调度策略,使得CPU 和GPU间的任务交互开销显著低于持久化kernel 和CKE等技术.应用线性代数和机器学习等典型 算法的实验表明,基于CAGTP模型能够有效地提 升CPU-GPU 异构系统的计算性能和GPU资源利 用率.本文主要贡献如下:

(1)将 CPU GPU 异构系统视为 NUMA 结构, 提出 GPU 任务并行计算模型 CAGTP,通过任务复 用 kernel 等技术优化 kernel 函数重启动开销以及 提高 GPU 资源利用率.

(2)设计线程块级的 GPU 任务动态调度机制, 利用任务槽技术使 CPU 端的调度线程能够及时追踪 GPU 上任务的执行状态,提高了 CPU-GPU 间的任务交互能力.

(3)设计基于共享内存的 GPU 任务并行编程 接口,实现对于细粒度不规则任务的高效并行计算.

(4) 易于将 CAGTP 模型扩展到多 GPU 上,并 且能够在性能差异较大的多个 GPU 上实现负载 均衡.

本文第2节简要介绍 CPU-GPU 异构体系、 CUDA 编程模型以及线程池技术;第3节详细描述 CAGTP 模型,着重讨论基于该模型的异构并行编 程模式;第4节通过对线性代数和机器学习等典型 算法的求解验证 CAGTP 模型的性能优势;第5节 简要总结已有 GPU 任务并行工作.

### 2 相关技术

本节简要介绍 GPU 体系结构、CUDA 编程模型以及线程池技术,这是将 CPU-GPU 异构系统视为 NUMA 结构并提出 CAGTP 模型的基础.

#### 2.1 CUDA 编程模型

CUDA使用的是结构化线程模型,GPU线程 是通过启动kernel函数创建的,一个kernel函数包 含多个线程块,图2展示了CUDA的结构化线程模型.CUDA运行时会映射并以轮询方式将这些不 同尺寸的线程块调度到流多处理器(SM)上,而且多 个线程块能够被映射到同一SM上并发执行.但在 运行过程中,一个线程块不能被切分或者迁移到多 个SM上<sup>[4]</sup>.通常,一个程序会包含多个线程块,在 kernel函数启动时仅会激活部分线程块,其余的线 程块则在运行时通过硬件调度来激活.



图 2 CUDA 结构化线程模型

在 CUDA 编程模型中,CPU 和 GPU 通过 PCIe 总线进行连接,GPU 通常作为独立的协处理器使 用,此时 CPU 与 GPU 是松耦合连接,CPU 和 GPU 之间的协作类似于消息传递机制. 在程序执行前通 过特定接口将数据拷贝到 GPU 端的设备内存中; 然后通过调用 kernel 函数创建大量 GPU 线程进行 计算,在计算过程中与主机端程序几乎没有交互;在 计算完成后,主机端程序再通过特定接口将结果数 据拷贝到主机端内存. 因此,CPU 和 GPU 之间的数 取得很好的并行加速,在一定程度上限制了 GPU 的应用范围<sup>[20-21]</sup>.

#### 2.2 NUMA 结构

从体系结构上看, 主机端和 GPU 端形成了一 个 NORA(No Remote Access)结构, 在这种结构上 的 CUDA 编程模型实际上是消息传递式的, 如图 1 (a)所示. 主机端与 GPU 端具有各自独立的地址空 间, 相当于消息传递模型中的独立节点, 两者通过消 息传递完成数据交互和同步.

GPU 对页锁定内存和 UVA 等特征的支持使 得主机端与 GPU 端不再是严格的 NORA 结构. 主 机端线程通过前端总线和北桥直接访问页锁定内 存,访存带宽为 10 GB/s~20 GB/s, 而 GPU 端线程 访问页锁定内存需要通过 PCIe 总线,在实验用机 器上访存带宽约为 6.3 GB/s. 因此,主机端和 GPU 端实际上形成带有共享内存访问区域的异构 NU-MA 体系结构, 如图 1(b) 所示.

虽然主机端和 GPU 端的线程在访问页锁定内 存的带宽上有所差异,但是在这种体系结构上,原有 的按需创建 GPU 线程、消息传递式的 CUDA 编程 模型已经不再是最优选择.基于异构 NUMA 体系 结构的共享内存特性设计新的共享内存编程模式不 仅可行,而且对扩展以 GPU 为代表的协加速器的 应用范围,提升 CPU-GPU 异构系统的计算性能非 常重要.

### 2.3 线程池技术

线程池技术是一种共享内存平台上常用的并行 程序设计技术,可以避免反复创建和销毁线程的开 销,从而支持细粒度的任务并发.线程池主要包括四 个部分:线程管理器、工作线程、任务接口和输入输 出任务队列,如图3所示.通过由前期特定的任务在 处理器上创建线程,当新任务到达时,处理器便利用 已经创建的线程执行任务,当处理完所有任务后,由



另一个特定任务销毁线程.这种静态创建线程的机制避免了 Fork-Join 模型中重复创建和销毁线程的 开销,计算任务一般是通过线程安全的数据结构分 发给多个工作线程并保证负载均衡,从而有效利用 硬件资源提高处理效率<sup>[22]</sup>.

典型的线程池技术包括线程构建模块 TBB<sup>[23]</sup> 和 Cilk<sup>[24]</sup>. TBB 是以最大限度利用多核处理器性能 为目标的多功能并行编程框架,涵盖了可扩展内存 分配、线程安全的并发容器和原子操作抽象等工具. 在执行时使用了基于工作窃取的并行结构,针对一 些复杂任务如图形渲染、视频压缩等,很容易构建任 务流水线来获得优异性能.针对细粒度任务,英特尔 为 C++编译器提供了 Cilk 语言扩展技术,以便使 用嵌套并行进一步提高程序并行性.它对每一个线 程使用一个双端队列来跟踪任务的执行,同时在任 务执行时将双端队列作为栈使用,可以消除一部分 异步操作.

在 CPU 上创建和结束线程的开销是创建或销 毁任务的 18~100 倍,而且通过任务进行同步的开 销也远低于同步多个线程的开销,因此线程池技术 能够更好地支持细粒度的任务并发<sup>[22]</sup>.同时,由于 不同任务可以包含不同类型、不同量级的计算操作, 因此应用线程池技术能够更好地支持复杂不规则的 并行计算模式.

基于上述讨论,将 CPU-GPU 异构系统视为共 享内存 NUMA 体系结构,基于线程池技术设计共 享内存结构上的并行计算模式,在 GPU 端创建静 态的工作线程,利用页锁定内存进行任务交互和同 步,有助于打破 CUDA 编程模型的消息传递模式限制,优化 CPU 和 GPU 之间的任务交互与同步开销,实现对不规则、细粒度任务的并行计算及保证其负载均衡,进而提升 CPU-GPU 异构系统的计算性能并拓展其应用范围.

### 3 CAGTP 模型

本节详细描述 CAGTP 模型,包括模型的组织 结构、实现方式以及编程接口等,最后简要介绍该模 型的特点.

#### 3.1 模型结构

CAGTP 模型的设计理念是基于线程池技术在 GPU 端创建静态的 GPU 常驻线程,借助分配在页 锁定内存中的共享内存区域,由 CPU 将计算任务 调度到 GPU 端的工作线程. CPU 和 GPU 之间通过 共享内存实现任务交互与线程同步,以有效支持不规 则细粒度任务的并发执行.由于 kernel 函数的启动 开销为 4μs~7μs,本文约定计算时间在微秒数量级 的计算任务为细粒度任务.CAGTP 模型结构如图 4 所示,包括一组运行在 GPU 端的任务复用 kernel 函数、一组分配在页锁定内存中共享区域内的不会 被替换出去的任务槽、一个 CPU 端的调度线程以 及一组由调度线程管理的任务输入输出队列.

不同于CPU 面向延迟优化的设计理念,GPU 主要是面向计算吞吐量优化,并不擅长执行判断和分 支等指令.因此在 CAGTP 模型中,需要借助 CPU 端的调度线程来完成任务调度以及任务间依赖关系



图 4 CAGTP 模型结构

处理,正因为这样便将该模型取名为 CPU 辅助的 GPU 线程池模型.对于 CPU-GPU 异构系统整体 而言,CAGTP 便于将 GPU 端设计集中于如何最大 化任务的吞吐率和硬件资源利用率,而不会产生因 为在 GPU 端进行复杂的判断和控制操作导致计算 效率的下降的问题.

在 GPU 体系结构不支持页锁定内存等特性 时,CPU和 GPU 之间的交互以及 kernel 函数调用 等都具有较高的开销,传统的消息传递模式并不 能很好地支持细粒度、不规则的并行性应用.因此, CAGTP 模型的设计目标是挖掘 CPU-GPU 异构 NUMA 结构特征,利用页锁定内存和 UVA 等共享 内存支持,优化 CPU 和 GPU 之间的细粒度任务交 互与并发执行性能,提高 GPU 硬件资源利用率,有 效实现对具有复杂依赖关系任务的并行计算.

### 3.2 模型实现

CAGTP模型的实现主要由主机端的输入输出队列、任务调度器、任务槽和 GPU 端的任务复用 kernel 函数四部分组成.

### 3.2.1 输入输出队列

CAGTP模型包含一个任务输入队列和多个任务输出队列,这组任务队列是该模型的用户接口.所有任务输入和输出队列都是线程安全的,即它们可以被多个主机端线程同时访问.其中,输入队列可以是普通队列,也可以是带有优先级的队列.用户将需要计算的任务压入任务输入队列,对每一个任务指定一个任务输出队列索引,进而在指定的任务输出队列中将计算完成的任务返回给用户.任务输出队列的数目由用户指定,使用多个任务输出队列的目的在于方便地处理任务间的依赖关系.

3.2.2 任务调度器

任务调度线程、任务槽和任务复用 kernel 函数 是 CAGTP 模型的核心部分,共同实现了计算线程 块级别的动态任务调度.如图 5 所示,调度线程是一 个持续运行的 CPU 线程,负责将任务输入队列中 的任务输入序列映射到 GPU 端的不同计算线程块 上,由 GPU 端运行的任务复用 kernel 函数不断地 接收和执行调度来的计算任务.具体而言,调度线程 主要做两个具体操作,一是将任务输入队列中的任 务分配给空闲的任务槽,二是从任务槽中回收 GPU 端执行完成的任务.最后,当需要结束任务复用 kernel 函数时,调度线程会在每个任务槽中放置一 个带有特殊标记的任务,该任务将会结束 GPU 端 的所有线程.



图 5 计算块级任务调度示意图

实现 CAGTP 模型的关键在于 CPU 和 GPU 之间的计算任务传递,这里是通过分配在页锁定内 存中的一组任务槽来完成的.GPU 端的每个计算线 程块都有一个专有的任务槽,当需要将某个计算任 务调度给 GPU 端的计算线程块时,CPU 端调度线 程将该计算任务拷贝到相应的任务槽中,由 GPU 端的计算线程块从任务槽中取出任务并予以执行. 当任务执行完成后,GPU 端的计算线程块修改相应 任务槽的状态,以通知 CPU 端调度线程该任务已 执行完毕,并由其将任务收回后压入指定的任务输 出队列中.

页锁定内存能够被 CPU 和 GPU 两端的线程 共享访问,该模型中 CPU 和 GPU 使用内存 load/ store 指令直接访问页锁定内存中的共享区域,因此 在 CPU 和 GPU 之间传递任务的开销很低. 传递一 个任务的时间开销大约为 50 ns,其中包括计算任务 被拷贝到任务槽以及从任务槽将任务拷贝到 GPU 端的两次拷贝,约为一次普通 kernel 函数调用时间 开销的 1%,因此该模型能够有效支持 CPU 和 GPU 之间的细粒度任务交互.

#### 3.2.3 任务槽

任务槽是在 CAGTP 模型中支持 CPU 和 GPU 之间进行高效任务调度的关键,是 CPU 端的调度 线程和 GPU 端的计算线程块进行交互的主要载 体.在 CAGTP 模型的构造阶段,系统即在 CPU 端 的页锁定内存中分配任务槽.在 Fermi 或者更新结构的 GPU 上, GPU 端的线程能够使用内存 load/ store 指令直接访问页锁定内存,大大降低了在 CUDA 编程模型中使用 cudaMemcpy\*()等数据接 口进行 CPU 和 GPU 任务交互所产生的开销.

为了支持 CAGTP 模型中的计算线程块级的任 务调度,任务槽被设计为有状态的,其状态转换关系 如图 6 所示. 任务槽的状态被 CPU 初始化为 IDLE (空闲状态);CPU 端的调度线程将任务压入任务槽 后,将其状态变为 READY(就绪状态);GPU 端的 计算线程块发现与其对应的任务槽状态变为 READY 后,便从任务槽中取出计算任务予以执行, 任务完成后计算线程块中的某个 GPU 线程将任务 槽的状态置为 FINISHED(完成状态); CPU 端的调 度线程从状态为 FINISHED 的任务槽中回收 GPU 端执行完成的任务,然后将其压入指定的输出队列, 并设置任务槽的状态为 IDLE; 当所有的任务计算 完毕,需要结束任务复用 kernel 函数的执行时,由 CPU 端的调度线程将任务槽的状态设置为 EXIT (退出状态);GPU端的计算线程块查询到对应的任 务槽状态为 EXIT 时就结束执行. 在从 IDLE 到 READY 的状态转换中, CPU 端的调度线程必须在 任务被拷贝到任务槽之后,才能进行相应的状态转 换;同理,GPU端也必须在任务计算结束,并对任务 槽中的任务数据进行更新(如有)后,才能将任务槽 的状态由 READY 变为 FINISHED.



为了在保证任务调度效率的情况下简化 GPU 端的功能实现,在 CAGTP 模型构造阶段分配的任 务槽的数目等于系统中所有 GPU 设备上计算线程 块的总数目.因此,GPU 端的每个计算线程块有自 己专有的任务槽,并从中获取来自主机端的计算任 务.一个任务槽不会被 GPU 端的多个计算线程块 共享访问,因此计算线程块之间不会因为获取任务 而产生竞争,而且任务结束时也不会产生任务槽的 访问冲突.

3.2.4 任务复用 kernel 函数

在 CAGTP 模型中,任务复用 kernel 函数在系

统启动后被静态地启动,然后在每个 GPU 端的流 多处理器上产生一个或多个计算线程块,并在任务 调度期间一直驻留在 GPU 中并保持运行状态.每 个计算线程块从与其对应的任务槽中获取计算任务 并执行,完成一个计算任务后尝试从任务槽中继续 获取新的计算任务,直到接收到一个带有特殊标记 的任务时退出.

如图 7 所示,使用任务复用 kernel 函数能够带 来两方面的性能提升:一是避免了连续多个 kernel 函数之间的结束-停顿-启动开销,在 CAGTP 模型中 一个任务调度开销约为 200 ns,而启动一个 kernel 函数则需要  $4\mu s \sim 7\mu s$ ,因此可以有效地消除启动-停止 kernel 函数所带来的时间开销. 二是避免了每 个 kernel 函数结束前一段时间内不能充分利用 GPU 硬件资源的情况,即 kernel 函数结束前的性 能碎片,从而提高技术资源利用率.





任务复用 kernel 函数是 CAGTP 模型中的核 心、它打破了 CUDA 编程模型中 kernel 函数的边 界,在 GPU 端的线程块级别重新组织计算任务,有 力地支持了计算线程块级的任务调度. 任务复用 kernel 函数的复用有两层含义:首先,任务复用 kernel 函数中不同计算线程块执行的任务可以是不 同的. 通过不同性质任务的并发执行,例如计算密集 型任务和存储密集型任务,能够提高应用对 GPU 硬件资源的利用率. 其次,一个计算线程块多次执行 的任务也是不同的,而且任务粒度比 kernel 函数的 更细,这就可以将多个应用中原本需要多个 kernel 函数调用才能完成的计算融合在一起,消除多次 kernel 函数的调用开销.

在 CAGTP 模型中,在一个 GPU 设备上同一时刻只有唯一一个任务复用 kernel 函数在执行,并 发任务执行消除了 CUDA 程序设计中使用多个流 重叠计算的必要性,而且在该模型中重叠计算与数 据传输比 CUDA 编程模型更为自然和简单.

#### 3.3 编程接口

CAGTP模型的设计目标是实现 CPU-GPU 异构 NUMA 系统上的不规则细粒度任务并行,因此

该模型提供了追踪 GPU 任务状态的方法.而在 CUDA 编程模型及其它相关工作中,一旦计算任务 被调度到 GPU 端,CPU 便无法实时获取任务状态, 只有等 GPU 端的全部 kernel 函数结束以后,CPU 才能获知 GPU 端的全部计算任务已经完成.

基于 CAGTP 模型的计算线程块级任务调度机 制能够支持大量任务的动态创建与计算,单个 GPU 设备可被视为多个活动的计算线程块,从而给程序 员提供了一个简单易用的计算模式.从程序员角度 来看,CAGTP 模型就是一个任务输入队列和多个 任务输出队列,将满足依赖关系的计算任务压入任 务输入队列,然后在某个任务输出队列上等待结果. 为实现对特定应用的计算,需要将数据划分为公共 数据和任务特定数据,将计算表达成任务并压入任 务输入队列,以及在计算过程中根据完成的任务判 断哪些任务的依赖关系被满足.

在 CAGTP 模型上实现的主要 API 接口如下: class cagtp\_t {

 $//\ start$  the kernels and the host scheduler.

void run (void);

void set\_no\_more\_task\_flag (void);

// wait for the kernel and the host scheduler to exit.
void synchronize (void);

void push\_task ( task\_t const & task, int output\_index = 0 ); // pop a task from an output queue, synchronous call. void pop\_finish ( task\_t & task, int output\_index = 0 ); // try to pop a task from an output queue, asynchronous call. bool try\_pop\_finish ( task\_t & task, int output\_index = 0 ); // query how many tasks are exepcted from an output queue. size\_t get\_unfinished\_count ( int output\_index = 0 );

};

在模型运行过程中,通过调用 push\_task()接 口可以在任何时刻将计算任务压入任务输入队列 中,并为其指定一个输出队列索引.程序员可以调用 非阻塞的 try\_pop\_finish()接口检查某个任务输出 队列中是否有完成的任务,或调用 pop\_finish()接 口在某个任务输出队列上等待任务完成.程序员也 可以在任何时候通过调用 get\_unfinished\_count() 接口查询某个输出队列上还有多少计算任务未完成 或在队列中等待被弹出.

在 CAGTP 模型中,假定被压入任务输入队列 中的任务都能够被并发执行,即这些任务之间是没 有依赖的. CAGTP 模型本身并不处理任务间的依 赖关系,而是通过多个任务输出队列将完成的任务 返回给用户进程,用于进行任务之间的依赖性判断. 程序员可以使用该模型提供的 API 在上层处理任 务间的依赖关系,下面给出了判断任务间依赖关系 的示例. 假定需要处理三个任务 a、b 和 c,且任务 c 依赖于任务 a. 首先,任务 a 和 b 被压入到任务输入 队列中,并且指定不同的任务输出队列索引;然后通 过调用 pop\_finish()接口在任务输出队列 0 上等待 任务 a 完成;接下来,当任务 a 从任务输出队列 0 中 被取出后,任务 c 就可以被压入任务输入队列中执 行,从而保证了任务 c 与任务 a 之间的依赖关系.由 于任务 b 被指定了一个不同的任务输出队列索引,所 以任务 b 的执行能够与任务 a 和 c 的执行并发进行.

task\_t a, b, c, tmp; cagtp.push\_task (a,0); cagtp.push\_task (b,1); cagtp.pop\_finish (tmp,0); cagtp.push\_task (c,0); cagtp.pop\_finish (tmp,1); //got task b cagtp.pop\_finish (tmp,0); //got task c

与 CUDA 编程模型相比, CAGTP 模型主要有 以下优点:

第一,使程序员的关注点从 GPU 整体变为多 个活动的计算线程块,将 GPU 程序设计的思维模 式从如何聚合出能够占用整个 GPU 的 kernel 函数 变为如何将应用问题表达为计算任务.任务的粒度 比 kernel 函数小很多,利用 CAGTP 模型能够很好 地实现细粒度任务的并行执行.随着 GPU 硬件的 发展,编写大 kernel 函数利用整个 GPU 的硬件资 源会更加困难,而基于 CAGTP 模型,只要同一时刻 有多于计算线程块的任务,就能通过足够多任务的 并发执行充分利用 GPU 的硬件资源.

第二,通过将数据传输表达为带有依赖关系的 任务,便于程序员实现数据传输与任务计算两种操 作的重叠.基于 CAGTP 模型的编程消除了使用多 个 CUDA 流处理计算任务间依赖的必要性,即使使 用 CUDA 流技术进行计算和传输的重叠,也明显降 低了程序员对 GPU 硬件的细节考虑.

第三,支持细粒度 CPU-GPU 协作式程序设计,这是该模型与使用持久化 kernel 或者 CKE 等编程模式的最大不同.通过任务输入输出队列和任务槽等技术实现了 CPU 和 GPU 之间高效的不规则细粒度任务交互,并且根据任务的计算性质来决定该任务在 CPU 还是 GPU 上执行,易于实现 CPU 和 GPU 协同计算.

第四,使程序员不用过多考虑 GPU 底层硬件

的细节,而且方便实现一个 GPU 设备被多个 CPU 端进程共享使用. 基于 CAGTP 模型,程序员不用直 接操作 GPU 线程,而只需要将任务压入任务输入 队列,由模型进行 GPU 硬件线程管理和负载均衡 等工作,可以有效地提高 CPU-GPU 异构系统上的 编程效率.

### 4 实验及结果分析

本节主要分析和验证 CAGTP 模型的应用性能 及其可扩展性.实验在一台同时支持 4 块显卡的工 作站上进行,主要硬件配置如下:

CPU: Intel Ivy Bridge E5-2620V2 6 核

主存: 16 GB 1600 MHz DDR3

总线: PCIe x16 GPU0: NVIDIA GTX480

GPU1: NVIDIA Tesla K40M

GPU2: NVIDIA GTX780

操作系统: Ubuntu 14.04

CUDA版本:CUDA Toolkit 6.5

4.1 微基准测试

微基准测试是根据待测系统的特性专门编写的 用于测量其某一方面性能指标的程序,本节从任务 结构体大小、计算线程块数量以及 PCIe 带宽消耗 等方面对模型进行分析.

4.1.1 任务结构大小

对每一种任务结构体大小测试 100 000 个任务 调度的总时间,并计算平均每个任务的调度开销.由 于任务中没有包含任何计算指令,因此平均每个任 务的调度开销主要来自于 CAGTP 模型的运行时调 度.GTX 480 和 Tesla K40 分别有 16 和 15 个流多 处理器,在每个流多处理器上启动四个计算线程块, 实验结果如图 8 所示.



图 8 任务结构体大小对调度开销的影响

实验结果表明,任务调度开销随任务结构体 大小增加而增加.典型的 16 字节~32 字节的任务 平均开销约为 200 ns,而一次 kernel 函数调用开销 约为 4 μs,是 CAGTP 任务调度开销的 20 倍.在两 种 GPU 上的结果一致表明了调度开销主要是由 CAGTP 调度过程中线程安全队列的出入队、通过 PCIe 总线将任务传递到 GPU 端等操作引起的, GPU 端的计算能力对开销影响不大.进一步分析表 明,大约 160 ns 耗费在操作输入输出队列上,调度线 程计算、拷贝任务到任务槽、传递任务到 GPU 端等 花费 40 ns 左右.在 CAGTP 模型中完成一个任务 要经过四次出/入队列,对于线程安全的任务队列, 出入队列实际上是一个串行化的过程,这一部分开 销不能被多个任务均摊.

4.1.2 计算线程块数量

任务结构体大小固定为 24 字节,测试使用不同 数量的计算线程块完成 100 000 个任务的总时间, 并计算出平均每个任务的调度开销.同样,任务中不 包含任何计算指令,因此每个任务的平均调度开 销反映了计算线程块的数量对模型运行时调度开销 的影响情况.GTX 480 和 Tesla K40 的每个流多处 理器上最多驻留 8 和 16 个活动线程块,测试结果如 图 9 所示.



图 9 计算线程块的数量对平均调度开销的影响

对于 GTX 480 而言,任务的平均调度开销几乎 不受计算线程块数量的影响,在每个流多处理器上 启动一个计算线程块就可以较好地隐藏任务的 调度延迟.而在 Tesla K40 上,每个流多处理器上至 少启动3个计算线程块才能够较好地隐藏任务的 调度延迟,这意味着在 Kepler 架构的 GPU 上运行 CAGTP 模型时,如果所使用的计算线程块数量较 少,有可能由于不能较好地隐藏任务的调度延迟而 导致应用整体性能达不到最优. 4.1.3 PCIe 带宽

CAGTP模型中的任务复用 kernel 函数以忙等 方式从任务槽中拷贝任务,因此即使没有向输入队 列中压入任务,运行时任务调度操作也会占用一部 分 PCIe 带宽. 任务结构体大小固定为 24 字节,启动 CAGTP模型但不调度任务,记录不同数量的计算 线程块在一段固定时间内的任务复用 kernel 函数 访问任务槽的总次数,然后计算 PCIe 带宽消耗,结 果如图 10 所示.



运行测试 PC 机的 PCIe×16 总线带宽大约为 6.3GB/s,任务复用 kernel 函数的 PCIe 带宽消耗随 着计算线程块数量的增加而持续增加,在 GTX 480 上使用超过 112 个计算线程块或在 Tesla K40 上使 用超过 120 个计算线程块时,PCIe 带宽消耗达到最 大值(约 9%),此时任务复用 kernel 函数访问任务 槽的频率最高都达到 1.4 亿次/秒.

因此,如果任务需要通过 PCIe 总线访问 CPU 端的内存,那么就有可能与 CAGTP 模型中的任务 复用 kernel 函数竞争 PCIe 带宽,同时降低应用和 线程池调度的性能.而且在 Tesla K40 上使用过多 的计算线程块会增加单任务延迟.在实际应用中,使 用的计算线程块越多,任务就应该具有越高的计算 通信比,尽量避免与 CAGTP 模型竞争 PCIe 带宽 资源.

#### 4.2 线性代数应用

### 4.2.1 批量通用矩阵乘

通用矩阵乘 GEMM (General Matrix-Matrix Multiplications) 是线性代数中最基础的操作,在实际应用中往往也是最耗时的操作,其时间复杂度为  $O(n^3)^{[25]}$ . 批量通用矩阵乘(Batched GEMM)通过 同时计算多个小规模 GEMM,旨在验证 CAGTP 模型的细粒度任务并行相对于普通 kernel 函数调用 方式具有更好的性能.

本文实验中使用 CUDA 编程模型支持的流数 据传输,使用 CuBLAS 和 MAGMA 提供的接口函 数完成多个 GEMM 的计算.此外,在 CuBLAS 函 数库中专门针对 batched GEMM 提供了程序接口 cublas(t)gemmBatched(),可以直接实现批量矩阵 乘.在 CAGTP 模型中,本文采用了 GEMM 标准接 口中的 kernel 函数,同时计算 128 个 GEMM,其中 每个任务的矩阵规模为 64×64.

首先,实验测试使用 1~32 个 CUDA 流时并发 调用 cuBLAS 单次 GEMM 接口的性能. cuBLAS 中 的批量矩阵乘接口 cublas[DS]gemmBatched()以 及 CAGTP 模型都只用一个 CUDA 流. 如图 11(a) 所示,cublas[DS]gemm()接口在使用 4 个 CUDA 流时达到最佳性能,但其最佳性能仍然不如 CAGTP 模型.



CuBLAS的两个函数在计算小规模矩阵乘时会 调用特殊优化的 kernel 函数,为在 GPU 的流多处 理器间实现负载均衡,这些 kernel 函数将结果矩阵

2185

划分为小尺寸子矩阵,因而这些 kernel 函数在计算 小规模 GEMM 时能充分利用 GPU 的流多处理器. 但由于每个线程块上的计算量非常小,这些 kernel 函数无法达到单次 GEMM 接口计算大规模矩阵乘 时的性能. CAGTP 模型避免了 kernel 函数的多次 启停开销,其性能高于 cublas 〈t〉gemm(). CuBLAS 中的批量矩阵乘接口 cublas 〈t〉gemmBatched()是 为批量小规模矩阵乘设计的,也使用较小尺寸的子 矩阵划分. 对单精度和双精度的情形,其性能都低于 CAGTP 模型.

其次,使用 MAGMA 代码方式进行 GEMM 计 算实验,如图 11(b)所示.相比于 MAGMA,基于 CAGTP 模型的批量 GEMM 实现能够获得稳定且 更高的性能.而基于 MAGMA 的批量 GEMM 实现 则需要启动更多的 CUDA 流,并且达到 8 个 kernel 函数的并发执行后才能获得接近于 CAGTP 模型的 批量 GEMM 实现性能.

基于 CAGTP 模型的批量 GEMM 实现能够获 得更好的计算性能,主要得益于在 CAGTP 模型上 实现的任务调度机制,能够有效地避免多次 kernel 函数调用的启停开销,并且只需要使用 1 个 CUDA 流,不需要对 kernel 函数进行复杂的优化操作. 4.2.2 Cholesky 分解

Cholesky 分解是线性代数中一种重要的矩阵 分解算法,广泛应用于科学和工程计算中,其目标是 将一个矩阵 A 分解为一个下三角矩阵 L 与其转置 矩阵 L<sup>T</sup>的乘积,即 A=LL<sup>T[26]</sup>.在使用分块策略计 算 Cholesky 分解过程中,多个任务之间存在依赖关 系,本文以 Cholesky 分解为例来验证基于 CAGTP 模型能够有效地处理不规则并行计算.

在 MAGMA 的 dpotrf\_gpu()接口函数中,用到 了一系列 BLAS和 LAPACK 接口,主要包括 SYRK (对称 k 秩更新)、GEMM、TRSM(求解三角方程 组)和 TRMM(三角矩阵乘)等接口.本文将 TRSM 分解为矩阵求逆 TRTRI 和三角矩阵乘 TRMM 两 个部分,使用 kernel 函数 dgemm\_kernel\_fermi()实 现 GPU 端的 SYRK、GEMM 和 TRMM 操作,进一 步基于 CAGTP 模型实现了 Cholesky 分解.针对每 一个子矩阵,将 SYRK、GEMM 和 TRMM 操作都 作为一组计算任务,CAGTP 模型维护一个依赖数 组处理任务之间的依赖关系.

双精度正定矩阵的 Cholesky 分解结果如图 12 所示,其中 Kernel 表示直接使用 kernel 函数 dgemm\_

kernel\_fermi()的实现,Kernel Opt 表示使用 CuBLAS 库中的 cublasDsyrk()和 cublasDtrmm()两个函数 来实现 SYRK 和 TRMM 两个操作,在实现过程中 不存在冗余计算,CAGTP 表示基于 CAGTP 模型 的 Cholesky 分解实现.CAGTP 实现取得较其它两 种实现更好性能的原因有两方面.第一,由于能够通 过压入任务控制参与计算的部分,所有位于对角线 下的 64×64 大小的子矩阵在 CAGTP 实现中是完 全不被计算的,因此 CAGTP 实现节约了一部分冗 余的计算.Kernel 实现与 kernel 优化实现的性能差 异能够近似地反映由于节约计算所带来的性能提 升.第二,SYRK、GEMM 和 TRMM 三个步骤的计 算任务在 CAGTP 实现中能够几乎连续地被执行, 因此减少了 GPU 硬件的空闲时间,提升了对 GPU 硬件的利用率.



#### 4.3 机器学习应用

4.3.1 TNN 分类

T 近邻(T Nearest-Neighbor, TNN)算法是一种简单有效的监督分类算法,其主要思想是通过计算不同样本之间的距离来进行分类<sup>[27]</sup>.

假设训练样本集为 $\chi = \{(x_i, y_i) | x_i \in \mathbb{R}^d\}_{i=1}^n$ , 其中 $x_i$ 表示第i个样本的d个特征维度上的特征值 组成的向量, $y_i$ 表示第i个样本的分类标签,n为样 本个数.在进行 TNN 分类时,对于一个没有标签的 新样本,通过计算其在特征空间中与其它样本的欧 氏距离,然后选取样本集中特征与其最相似(距离最 邻近)的T个分类标签,就可以知道每个样本与其 所属分类的对应关系.在TNN分类算法中,计算新 样本与原有样本集中的样本点的相似度是最耗时 的,也就是计算如下欧氏距离的操作,

 $dist(\mathbf{x}_{i}, \mathbf{x}_{r}) = \|\mathbf{x}_{i} - \mathbf{x}_{j}\|^{2} = \|\mathbf{x}_{i}\|^{2} - 2\mathbf{x}_{i} \cdot \mathbf{x}_{j} + \|\mathbf{x}_{j}\|^{2}.$ 

基于 CAGTP 模型实现 TNN 分类算法时,本 文将欧氏距离的计算分解为两个步骤,可以直接基 于现有的高性能 CuBLAS 库来实现矩阵乘操作.首 先,通过将样本集的特征矩阵乘以自身的转置得到 *x<sub>i</sub>*•*x<sub>j</sub>*,此步骤的矩阵乘是最耗时的操作;然后,利用 样本特征的二范数计算样本间的欧氏距离.

TNN 算法实现主要包括计算欧式距离和寻找 最近距离的排序操作,在 CAGTP 模型中的实现分 为两步:首先在 GPU 端计算样本集与自身转置的 乘积,然后 CPU 使用所得矩阵中的元素求出两两 标本点间的相似性距离并插入到 *n* 个最大堆中,得 出稀疏相似矩阵 *S*.

实验结果如图 13 所示,其中数据集是随机

生成的,所有时间数据是运行 512 次取平均的结 果.无论单精度还是双精度,基于 CAGTP 模型的 TNN 算法实现都具有更高的性能,主要原因是借 助 CPU 和 GPU 共享的页锁定内存,针对细粒度的 多个计算任务,能够达到很好的 CPU 计算(构建 最大堆)和 GPU 计算(计算欧式距离)以及数据传 输等方面的重叠执行,将时间缩短至 GPU 计算所 需要的总时间与 CPU 端处理所需要的总时间两 者中的最大值.对于使用 CuBLAS 实现的 TNN 算 法,由于计算过程中 CPU 和 GPU 数据传输与各 自的计算不能做到 CAGTP 模型中的重叠,CPU 端的最大堆排序和数据传输大大影响了整体运行 时间.





#### 4.3.2 K-means 聚类

K 均值(K-means)算法是无监督学习的聚类算 法中最基础的一种<sup>[28-29]</sup>,与 TNN 分类算法一样,通 常与其他算法结合使用来达到更好的聚类效果.聚类 的目标是为了将相似的样本数据归为一簇,K 均值聚 类算法就是将样本数据分为 K 个不同的簇,其中每 个簇的中心是用簇内所有样本的均值计算而来的.

在使用 K 均值算法进行聚类时,首先直接在样本数据集中选择 K 个样本作为初始质心(一般是随机选择),然后通过重复地将样本点分配到最近的簇

中,并计算簇中所有样本的均值来更新簇心,直到发现簇分配结果没有变化时表示聚类结束,返回当前的簇心.每一步寻找新的簇心时,需要计算每个样本 点到簇心的欧氏距离,这是 *K*-means 算法求解过程 中最耗时的操作.

基于 CAGTP 模型实现 K 均值聚类算法的过程与 TNN 分类算法类似,以矩阵乘的方式求解 x<sub>i</sub>•c<sub>j</sub>,将其分解为在 GPU 上执行的多个细粒度计 算任务.CPU 端的线程可以通过读取页锁定内存中 的输出队列,获取在 GPU 上执行完成的任务结果, 进而计算出样本点到每个簇心的距离.

实验结果如图 14 所示,其中基于 CuBLAS 的 实现采用了 cublas(t)gemm()接口函数.数据集是



随机生成的,样本规模从 1024 逐步增大到 10 240, 其中每个样本的特征维度均为 1024,并且都是将数 据集聚类为 128 类,即 K=128.





无论是采用单精度还是双精度,在数据集规模 比较小时,由于任务数及其计算量相对较小,任务间 的同步和调度开销以及 CAGTP 模型的初始化开销 所占比例较大,因此基于 CuBLAS 的矩阵乘来计算 欧氏距离的执行时间更短.但当数据集达到一定规 模时,尤其是对于双精度而言,随着任务数及其计算 量逐步增加,基于 CAGTP 模型实现的 K-means 算 法能够充分利用 GPU 硬件资源以及 CPU 和 GPU 间的任务交互能力,进而达到更高的计算性能.

#### 4.4 混合任务应用

稀疏矩阵向量乘(SPMV)和 Black Scholes 算 法是两种具有不同资源需求的应用. SPMV 是线性 代数中稀疏矩阵运算的常用操作之一,本文使用 CSR 格式存储矩阵数据,在计算过程中一次访存后 做一个浮点乘法和一个浮点加法操作,因此整个计 算过程需要大量的访存操作<sup>[30]</sup>. Black Scholes 算法 主要用于金融领域中求解著名的期权定价公式布莱 克-斯科尔斯方程,该方程是一个二阶偏微分方 程,求解过程中有较多的超越函数运算(如指数预 算、对数运算等)以及浮点数除法等操作[31].

SPMV和Black Scholes 算法两者对硬件资源 需求不同.前者对存储带宽要求比较高,GPU的高 访存带宽能够有效地执行 SPMV 操作;后者属于计 算密集型操作,数据量及其传输要求不高,但有大量 计算操作需要由处理器执行.利用 CAGTP 模型可 以容易地混合不同性质的计算任务予以并行执行, 充分发挥 CPU-GPU 异构系统上以任务并行方式 求解应用问题的性能.

本文在CPU-GPU异构系统上对SPMV和 Black-Scholes 算法进行四种不同的实现:(1)采用 CUDA 编程模型实现 SPMV 和 BlackScholes 算法,称为 Kernel 串行实现;(2)采用 CKE 技术,将求解 SPMV 和 BlackScholes 算法的两个 kernel 函数轮流启动 在已经创建好的 CUDA 流上,使其并发执行;(3)在 CAGTP 模型上使用串行和并行两种方式执行 SPMV 和 Black Scholes 算法的计算任务.在 GTX480 和 Tesla K40M GPU 上的执行结果如图 15 所示,其中 运行时间数据是 512 次执行求平均计算而来.

报



可以看出,基于 CAGTP 模型的混合任务并行 执行比 CKE 获得了更好的性能,节省了 10%左右 的运行时间.同时,串行执行方式与 kernel 串行方 式的运行时间一样,表明了 CAGTP 模型引入的额 外开销可以忽略不计.使用 CKE 技术时,只有数据 传输与 kernel 函数执行操作重叠,同一时刻在一个 GPU 上只能执行一个 kernel 函数,无法充分发挥 GPU 的性能.而基于 CAGTP 模型则能够实现混合 任务的并发执行,尤其是应用对系统的资源需求不 同时,能够提高 CPU-GPU 异构系统的访存带宽、 GPU 计算核心等多种资源的利用率,进而提升系统 的整体计算性能.

### 4.5 多 GPU 支持

2188

在单 CPU 和多 GPU 构成的 CPU-GPU 异构 系统中,CAGTP 模型将多个 GPU 设备视为一个统 一的流多处理器.由于 GPU 型号的不同,比如 GTX 480 和 Tesla K40M 等,不同 GPU 上的流多处理器 会具有不同的特性和性能.在进行 GPU 端的任务 调度时,由 CPU 端的调度进程负责不同流多处理 器之间的负载动态均衡,尤其是对于性能差异的多 个 GPU 设备而言,负载均衡处理尤其重要.

本文实验使用 GEMM 对三个型号 GPU 的性 能测试结果如图 16(a)所示,由于 GTX 780 对双精 度运算只有有限支持,其双精度计算性能只有单精 度的 1/24. 而 Tesla K40 的双精度性能达到 GTX 480 的 1.5 倍以上<sup>[4]</sup>.由此可见,三种 GPU 的性能 差异很大,通过使用较大规模的 GEMM 问题求解, 能够很好地验证 CAGTP 模型的扩展性及其任务调 度的动态负载均衡能力.

首先定义多 GPU 效率为使用 4 个 GPU 同时 完成特定规模的 GEMM 所达到的性能与使用 4 个 GPU 单独完成同样规模的 GEMM 的各自性能之 和的比值.在上述 4 路 GPU 工作站上求解 GEMM 的性能及其效率结果如图 16(b)所示.对于矩阵规 模大于 4096 的 GEMM,其效率达到 95%以上,而



且当矩阵规模大于 6144 时效率则达到了 99%左 右.由于 GTX 780 的性能约占 4 个 GPU 性能之和 的 10%,达到 90%以上的效率说明在 CAGTP 模型 中,任务调度机制能够有效地利用 GTX 780 的计算 性能,具有很好的负载均衡能力.但是当矩阵规模小 于 3072 时,由于分解得到的任务数量比较少,无法 较为均衡地调度给所有计算线程块,因此在小规模 GEMM 求解时,导致各 GPU 负载差异较大,致使 系统效率偏低.

实验表明,在具有多个 GPU 设备的 CPU-GPU 异构系统环境中,CAGTP 模型具有良好的扩展性 以及负载均衡能力.并且在应用问题规模比较大,能 够分解出足够多计算任务的情况下,系统的计算效 率能够达到 100%,进而说明基于 CAGTP 模型能 够充分利用 GPU 等硬件资源,有效地提高系统的 整体计算性能.

## 5 相关工作

CUDA 编程模型提供了 GPU 上的数据并行机

制,在 CPU-GPU 异构系统上实现了类消息传递的 编程模式,但不能有效地支持任务并行.在 CUDA 编程模型基础上,目前已有较多工作研究 CPU-GPU 异构系统上的共享内存编程模式,主要包括三 类:CKE 技术、持久化 kernel 和 kernel 融合技术, 实现了 GPU 上或者包含 CPU-GPU 交互的任务并 行编程模式.

(1) CKE 技术

该技术主要基于原 CUDA 编程模型实现对多 个 kernel 函数的并发执行,也可实现对不同资源需 求的 kernel 函数的组合,达到充分利用资源提升性 能的目标. 文献[10-13]提出并实现了基于 CKE 技 术的多 kernel 优化方法,能够提高 GPU 的资源利 用率以及应用程序的整体性能. Pai 等人<sup>[7]</sup>提出了 弹性 kernel 概念,基本实现对 GPU 上的 kernel 函 数所需资源的细粒度控制,能够增加并发 kernel 函 数的数量,并降低单个 kernel 函数的等待时间,提 高了系统的整体吞吐量.利用弹性 kernel 将多个 kernel 函数合并并进行 kernel 并发执行时,当这些 kernel 具有不同的资源需求时,该机制能够显著提 升应用的整体求解性能<sup>[11]</sup>. Wende 等人<sup>[12]</sup>提出一 种 kernel 函数重排序方法,根据各个独立的 kernel 函数的资源需求对其调用顺序进行调整,能够提升 kernel 函数并发执行的性能. Wang 等人提出的上 下文汇集模型可以并发执行来自不同 GPU 程序的 多个 kernel 函数,并能获得比 CUDA 上下文切换方 式更好的性能<sup>[13]</sup>. Zhong 等人<sup>[32]</sup> 实现了对 kernel 函数进行动态分片的系统 Kernelet,将 kernel 函数 分片后可以根据资源需求进行调用,更好地提升 GPU 资源利用率和 kernel 并发执行的性能.在 CUDA 编 程模型的 CKE 技术中, kernel 函数的执行完全由 GPU 硬件调度来决定<sup>[10-13]</sup>,而 CAGTP 模型则允许 程序员对任务调度及执行过程进行更好的控制,通 过这种显式的任务执行过程控制能够更好地优化任 务调度及资源利用,进而提升系统的整体性能.

StarPU是一个基于 CKE 技术实现的 CPU-GPU 异构系统上的并行任务调度系统<sup>[33]</sup>,通过将 任务表达为有向无环图(Directed Acyclic Graph, DAG)的形式,可以处理具有复杂任务依赖关系的 应用.对于 DAG 表达的不规则并行应用,对每个任 务独立调用 kernel 函数并利用 CUDA 模型的 kernel 并发执行技术,由于受到上下文切换、kernel 函数启停等开销的影响,性能仍然受到很大影响.

(2) 持久化 kernel 技术

持久化 kernel 技术是将任务动态地调度到一

个始终处于运行状态的 kernel 函数上执行,进而实 现 GPU 端的任务并行化[14-17]. Chen 等人[14] 设计的 运行时系统通过异步拷贝将任务调度到驻留 GPU 上的 kernel 函数中,尽管以批次方式能够降低其调 度开销,但任务的平均调度开销仍达到1µs,接近于 启动一个 kernel 函数的开销,而且 CPU 和 GPU 之 间的交互进一步制约了持久化 kernel 函数的执行效 率. Tzeng 等人<sup>[15]</sup>在单 GPU 上使用持久化 kernel 函数实现了多任务调度的并行执行. Chatterjee 等 人<sup>[16]</sup>通过引入"finish-async"方式的 API,能够对不 规则的应用取得良好性能. 他们虽然都在 GPU 上 实现了具有任务依赖关系的应用求解,但该系统并 不支持 CPU 和 GPU 协同计算. Krieder 等人<sup>[17]</sup>设 计的 GEMTC 框架将任务队列存储在 GPU 的全局 内存中,但其平均任务调度时间仍为 63 µs. Sun 等 人<sup>[34]</sup>设计了一种非终止式 kernel 函数执行模型,对 GPU 上的 Linux 等操作系统的 kernel 函数进行了 并行加速. Peters 等人<sup>[35]</sup>使用驻留 kernel 函数处理 多个用户对同一物理 GPU 设备的多个任务请求, 提高了 GPU 设备的利用率.

不同于 CUDA 编程模型的 Fork-Join 模式,持 久化 kernel 技术通过 CPU 上的调度线程实现任务 调度,绕开了 CUDA 编程模型中硬件调度的限 制<sup>[36]</sup>.在一定程度上提高了资源利用率及计算性能. 但是.持久化 kernel 技术对于 CPU-GPU 协同计算 的支持仍需改进,并且 GPU 上的任务调度开销仍 然较大.

(3) Kernel 合并/融合技术

在 CUDA 编程模型中,通过对不同资源需求的 kernel 函数进行合并或融合,形成一个大 kernel 函 数,等效于在 GPU 上实现多个 kernel 函数的并发 执行<sup>[37-38]</sup>.由于不同的 kernel 函数对 GPU 资源需 求的互补性,在一定程度上能够提高计算吞吐率. Calhoun 等人研究了多个 kernel 函数合并时可能存 在的问题,例如访存、CPU-GPU 任务交互等冲突, 单个 kernel 函数合并后很难达到合并前的性能,使 得 kernel 合并/融合技术的实际应用存在较大困 难<sup>[19]</sup>.而且由于 GPU 硬件的快速发展,单个 GPU 上的处理核心及存储资源都大大增加,利用目前的 CUDA 编程模型,很难通过 kernel 合并/融合技术 形成一个足够大的 kernel 函数来充分利用 GPU 的 各种资源.

Gelado 等人在 CPU-GPU 异构系统上设计了 非对称分布共享内存编程模型(ADSM)<sup>[39]</sup>,它允许 CPU 和 GPU 之间通过统一地址空间进行数据管 理,并且非对称式共享内存设计便于更好地保持数据一致性. Cabezas 等人提出一种共享存储下多GPU节点自动化 Kernel并行框架(AMGE)<sup>[40]</sup>,从体系结构角度进行多 GPU 节点间的 NUMA 架构分析,使用 GPU 间的远程访问特性,通过线程块调度策略使数据能够在各 GPU 间进行有效分解和访问,达到很好的性能加速效果. 但两者并没有详细分析任务级并行特性,较难充分发挥 CPU-GPU 异构系统性能,而且 AMGE 只有在数据访问消耗低于5%时才达到最高性能,应用较为单一.

CAGTP模型是在视 CPU-GPU 异构系统为共 享存储结构的基础上提出的,其优点在于能够通过 页锁定内存共享区域进行高效的同步与任务交互. 由 CPU 端的调度线程实现线程块级别的任务调 度,消除了 kernel 函数启动和停止的开销,而一个 任务的调度开销(力 200 ns 左右,大大降低了系统 的任务调度开销.而且,调度线程通过任务槽以及输 入输出队列能够得知 GPU 端任务的执行状态,进 而实现对任务依赖关系的处理,达到对细粒度不规 则任务并行模式的有效支持.

### 6 总 结

利用 CUDA 难以充分发挥 CPU-GPU 异构系 统中的 GPU 硬件资源及其性能,本文将 CPU-GPU 异构系统视为异构 NUMA 结构,提出 CPU 辅助任务调度的基于线程池技术的 GPU 任务并行 编程模型.在CPU端,基于CPU和GPU共享的页 锁定内存区域,实现了任务槽和输入输出任务队列, 进而由一个调度线程实现了 GPU 端的线程块级任 务调度及其相应的接口函数.这种实现能够有效地 降低 CPU 和 GPU 之间的任务调度开销,同时便于 获知 GPU 端任务执行的状态,这种交互能力的提 高更利于处理不规则并行应用.在 GPU 端,实现了 在应用生命周期中持续运行的任务复用 kernel 函 数机制,在一定程度上隐藏了底层 GPU 硬件特征, 同时避免了使用多个 kernel 函数的启停开销以及 所带来的 GPU 资源利用不充分等问题,这种细粒 度任务并行方式提高了 GPU 端的任务调度效率及 其负载均衡.通过经典线性代数和机器学习等应用 实验表明,基于 CAGTP 模型能够更好地支持细粒 度不规则以及混合任务等的并发执行,对提高 CPU-GPU 异构系统的资源利用率及计算性能具有 重要作用.

#### 参考文献

- [1] Wang Y, Davidson A, Pan Y, et al. Gunrock: A highperformance graph processing library on the GPU//Proceedings of the 21st ACM SIGPLAN Symposium on Principles and Practice of Parallel Programming. New York, USA, 2016: 11
- [2] Sparsh M, Jeffrey S V. A survey of CPU-GPU heterogeneous computing techniques. ACM Computing Surveys, 2015, 47(4): 69
- [3] Alawneh S, Howell C, Richard M. Fast quadratic discriminant analysis using GPGPU for sea ice forecasting//Proceedings of the High Performance Computing and Communications (HPCC). New York, USA, 2015, 1585-1590
- [4] Nvidia C. CUDA C Programming Guide 6.0, Nvidia Design Guide. Santa Clara, USA: Nvidia Corporation, 2014
- [5] Li T, Wang D, Zhang S, Yang Y. Parallel rank coherence in networks for inferring disease phenotype and gene set associations. Advanced Computer Architecture (ACA 2014). Berlin, Germany: Springer, 2014: 163-176
- [6] Li T, Liu X, Dong Q, et al. HPSVM: Heterogeneous parallel SVM with factorization based IPM algorithm on CPU-GPU cluster//Proceedings of the 2016 24th Euromicro International Conference on Parallel, Distributed and Network-Based Processing (PDP 2016). Heraklion, Greece, 2016: 74-81
- [7] Pai S, Thazhuthaveetil M J, Govindarajan R. Improving
   GPGPU concurrency with elastic kernels. ACM SIGPLAN
   Notices, 2013, 48(4): 407-418
- [8] Kothapalli K, Banerjee D S, Narayanan P J, et al. CPU and/ or GPU, Revisiting the GPU vs. CPU myth. arXiv preprint arXiv:1303.2171, 2013
- [9] Chakrabarti S, Demmel J, Yelick K. Modeling the benefits of mixed data and task parallelism//Proceedings of the 7th Annual ACM Symposium on Parallel Algorithms and Architectures (SPAA' 95). Santa Barbara, USA, 1995: 74-83
- [10] Sarkar S, Mitra S, Srinivasan A. Reuse and refactoring of GPU kernels to design complex applications//Proceedings of the IEEE 10th International Symposium on Parallel and Distributed Processing with Applications (ISPA 2012). Leganes, Spain, 2012: 134-141
- [11] Li T, Narayana V K, El-Ghazawi T. A static task scheduling framework for independent tasks accelerated using a shared graphics processing unit//Proceedings of the 17th International Conference on Parallel and Distributed Systems (ICPADS). Tainan, China, 2011; 88-95
- [12] Wende F, Cordes F, Steinke T. On improving the performance of multi-threaded CUDA applications with concurrent kernel execution by kernel reordering//Proceedings of the 2012 Symposium on Application Accelerators in High Performance Computing (SAAHPC 2012). Chicago, USA, 2012; 74-83
- [13] Jiao Q, Lu M, Huynh H P, et al. Improving GPGPU energy-efficiency through concurrent kernel execution and

DVFS//Proceedings of the 13th Annual IEEE/ACM International Symposium on Code Generation and Optimization. San Francisco, USA, 2015: 1-11

- [14] Chen L, Villa O, Krishnamoorthy S, et al. Dynamic load balancing on single-and multi-GPU systems//Proceedings of the 2010 IEEE International Symposium on Parallel &. Distributed Processing (IPDPS 2010). Atlanta, USA, 2010: 1-12
- [15] Tzeng S, Lloyd B, Owens J D. A GPU task-parallel model with dependency resolution. Computer, 2012, 45(8): 34-41
- [16] Chatterjee S, Grossman M, Sbirlea A S, et al. Dynamic task parallelism with a GPU work-stealing runtime system// Proceedings of the Languages and Compilers for Parallel Computing (LCPC'13). Fort Collins, USA, 2013; 203-217
- [17] Krieder S, Raicu I. GeMTC: GPU Enabled Many-Task Computing [Ph. D. dissertation]. Department of Computer Science, Illinois Institute of Technology, Chicago, USA, 2013
- [18] Majumdar S, Jain I, Gawade A. Parallel quick sort using thread pool pattern. International Journal of Computer Applications, 2016, 136(7): 3641
- [19] Gupta K, Stuart J A, Owens J D. A study of persistent threads style GPU programming for GPGPU workloads// Proceedings of the Innovative Parallel Computing (InPar) 2012. San Jose, USA, 2012: 1-14
- [20] Calhoun J, Jiang H. Preemption of a CUDA kernel function// Proceedings of the 13th ACIS International Conference on Software Engineering, Artificial Intelligence, Networking and Parallel & Distributed Computing (SNPD 2012). Kyoto, Japan, 2012: 247-252
- [21] Adriaens J T, Compton K, Kim N S, et al. The case for GPGPU spatial multitasking//Proceedings of the IEEE 18th International Symposium on High Performance Computer Architecture (HPCA 2012). New Orleans, USA, 2012; 1-12
- [22] Robison A D. Intel Threading Building Blocks (TBB), Encyclopedia of Parallel Computing. New York, USA: Springer, 2011: 955-964
- [23] Saule E, Çatalyürek Ü V. An early evaluation of the scalability of graph algorithms on the Intel MIC architecture// Proceedings of the IEEE 26th International Parallel and Distributed Processing Symposium Workshops & PhD Forum (IPDPSW 2012). Shanghai, China, 2012: 1629-1639
- [24] Robison A D. Composable parallel patterns with Intel Cilk Plus. Computing in Science & Engineering, 2013, 15(2): 66-71, 87
- [25] Jhurani C, Mullowney P. A GEMM interface and implementation on NVIDIA GPUs for multiple small matrices. Journal of Parallel and Distributed Computing, 2015, 75(1): 133-140
- [26] Chen Y, Davis T A, Hager W W, et al. Algorithm 887: CHOLMOD, supernodal sparse Cholesky factorization and update/downdate. ACM Transactions on Mathematical Software, 2008, 35(3): 22
- [27] Chen Y, Luo T, Liu S, et al. Dadiannao: A machine-learning supercomputer//Proceedings of the 47th Annual IEEE/ACM International Symposium on Microarchitecture. Cambridge, UK, 2014: 609-622

- [28] Huang X, Xiong L, Wang J, et al. Parallel weighting K-means clustering algorithm based on graphics processing unit. Journal of Information & Computational Science, 2015, 12(18): 7031-7040
- [29] Zhang Shuai, Li Tao, Jiao Xiao-Fan, et al. Parallel TNN spectral clustering algorithm in CPU-GPU heterogeneous computing environment. Journal of Computer Research and Development, 2015, 52(11): 2555-2567(in Chinese) (张帅,李涛, 焦晓帆等. CPU-GPU 异构计算环境下的并行 T 近邻谱聚类算法. 计算机研究与发展, 2015, 52(11): 2555-2567)
- [30] Zhang S, Li T, Jiao X, et al. HLanc: Heterogeneous parallel implementation of the implicitly restarted Lanczos method// Proceedings of the 3rd International Workshop on Heterogeneous and Unconventional Cluster Architectures and Applications. Piscataway, USA, 2014: 403-410
- [31] Chesney M, Scott L. Pricing European currency options: A comparison of the modified black-scholes model and a random variance model. Journal of Financial and Quantitative Analysis, 1989, 24(3): 267-284
- [32] Zhong J, He B. Kernelet: High-throughput GPU kernel executions with dynamic slicing and scheduling. IEEE Transactions on Parallel and Distributed Systems, 2014, 25(6): 1522-1532
- [33] Augonnet C, Thibault S, Namyst R, et al. StarPU: A unified platform for task scheduling on heterogeneous multicore architectures. Concurrency and Computation: Practice and Experience, 2011, 23(2): 187-198
- [34] Sun W, Ricci R. Augmenting operating systems with the GPU. arXiv preprint arXiv:1305.3345, 2013
- [35] Peters H. Köper M, Luttenberger N. Efficiently using a CUDA-enabled GPU as shared resource//Proceedings of the IEEE 10th International Conference on Computer and Information Technology(CIT 2010). Bradford, UK, 2010: 1122-1127
- [36] Chen T, Du Z, Sun N, et al. Diannao: A small-footprint high-throughput accelerator for ubiquitous machine-learning. ACM SIGPLAN Notices, 2014, 49(4): 269-284
- [37] Gregg C, Dorn J, Hazelwood K M, et al. Fine-grained resource sharing for concurrent GPGPU kernels//Proceedings of the 4th USENIX Conference on Hot Topics in Parallelism. Berkeley, USA, 2012: 389-398
- [38] Wahib M, Maruyama N. Scalable kernel fusion for memorybound GPU applications//Proceedings of the International Conference for High Performance Computing, Networking, Storage and Analysis. New Orleans, Louisiana, 2014; 191-202
- [39] Gelado I, Stone J E, Cabezas J, et al. An asymmetric distributed shared memory model for heterogeneous parallel systems. ACM SIGARCH Computer Architecture News, 2010, 38(1): 347-358
- [40] Cabezas J, Vilanova L, Gelado I, et al. Automatic parallelization of kernels in shared-memory multi-GPU nodes//Proceedings of the 29th ACM on International Conference on Supercomputing. California, USA, 2015: 3-13



LI Tao, born in 1977, Ph.D., associate professor. His research interests include parallel and distributed processing, machine learning.

**DONG Qian-Kun**, born in 1990, M. S. His research interests include parallel and distributed processing, GPGPU computing.

ZHANG Shuai, born in 1986, Ph.D. His research

#### Background

GPUs (Graphics Processing Units) are widely used as high performance computing devices for general purpose computing now. They offer more data and thread parallelism along with higher memory bandwidth, as compared to CPUs. A wide range of applications are well suited to this form of parallelism and achieve large speedups on a GPU. In GPU programming, programmers explicitly express parallelism based on application characteristic, and organize them in a hierarchy of threads, thread blocks and kernels. They divide the workloads to be performed among thread blocks at the programming model level, and not for optimal utilization of hardware resources. Especially with more irregular workloads are implemented on the GPU, limitations of the current GPU programming model become apparent.

Since the scheduling is controlled by GPU hardware, it is difficult to implement task parallelism on GPU. Take NVIDIA's GPU for example, different tasks are usually carried out using CUDA kernels. Fermi architecture supports concurrent kernel executions (CKE), however, it uses cooperative kernel scheduling. As long as one kernel has sufficient thread blocks to occupy all the Streaming Multiprocessors (SMs), it can take the entire GPU in spite of the seriously low resource utilization. Concurrent execution of two such kernels will mostly be degraded to sequential kernel execution. Current programming models do not support running kernels concurrently with fine-grained and dynamic control over resource allocation. Although kernels placed on different CUDA streams are potential candidates for being executed concurrently, there is no guarantee to be executed in the order they are invoked in the host program, so the data dependencies across kernels. Furthermore, even Fermi interests include parallel and distributed processing, GPGPU computing.

KONG Ling-Yan, born in 1992, M. S. His research interests include parallel and distributed processing, machine learning.

**KANG Hong**, born in 1973, Ph.D., lecturer. His research interests include big data processing, database technology and machine learning.

YANG Yu-Lu, born in 1961, Ph. D., professor. His research interests include interconnection network, parallel computer architecture, and distributed computing.

architecture does not allow multiple different applications to access GPU resource simultaneously. Indeed, most current computer systems offer a degree of heterogeneity and use multicore CPUs in the computation, as they evolving and offering powerful computational ability. But the heterogeneity of multicore CPU and GPU, both at the architectural level and programming level at the same time, raises the programming difficulties. The performance is strongly influenced by the dependence that exists between parallel code and heterogeneous architecture. Specifically, scheduling tasks to processors often requires considerable programmer effort on the CPU-GPU heterogeneous system.

In this paper, we present a CPU-assisted GPU thread pool (CAGTP) model based on the Fermi architecture supported page-locked host memory, in which computing blocks are used to execute fine-grained multi-tasks in parallel on multi-GPU systems. The computing blocks are active throughout the execution of the kernel, which is similar to the persistent kernel. However, the CAGTP model has better support to the CPU-GPU hybrid computing, especially for executing highly irregular applications. Comparing with CKE, concurrent task executions supported by the CAGTP model has higher task parallelism, better computation and data transfer overlap, and less task launch overheads. Furthermore, multi-tasks' launch overheads can be overlapped with each other. In order to dynamically combine task and data parallelism for executing applications, the computing block level task scheduler is designed and a simple programming interface is further implemented for creating dynamic tasks and handling load balancing.